多路同步串口的FPGA傳輸實(shí)現(xiàn)

隨著集成電路技術(shù)的發(fā)展,F(xiàn)PGA和DSP以及ARM以其體積小、速度快、功耗低、設(shè)計(jì)靈活、利于系統(tǒng)集成、擴(kuò)展升級等優(yōu)點(diǎn),被廣泛地應(yīng)用于高速數(shù)字信號傳輸及數(shù)據(jù)處理,以DSP+FPGA+ARM的架構(gòu)組成滿足實(shí)時(shí)性要求的高速數(shù)字處理系統(tǒng)已成為一種趨勢,本文主要研究FPGA在高速多路數(shù)據(jù)傳輸中的應(yīng)用。

系統(tǒng)結(jié)構(gòu)

在DSP多路串行數(shù)據(jù)同時(shí)向ARM發(fā)送的系統(tǒng)中,因?yàn)閿?shù)據(jù)通道有并行要求,應(yīng)用FPGA硬件并行的特點(diǎn),由FPGA并行接收多路數(shù)據(jù),經(jīng)過緩沖后再發(fā)送至ARM進(jìn)行數(shù)據(jù)的高級處理的方案,系統(tǒng)結(jié)構(gòu)圖如圖1所示。

多路同步串口的FPGA傳輸實(shí)現(xiàn)

圖1 系統(tǒng)結(jié)構(gòu)圖

   來源:電子產(chǎn)品世界
微信掃描分享本文到朋友圈
掃碼關(guān)注5G通信官方公眾號,免費(fèi)領(lǐng)取以下5G精品資料

本周熱點(diǎn)本月熱點(diǎn)

 

  最熱通信招聘

  最新招聘信息